Accéder directement au contenu Accéder directement à la navigation
Communication dans un congrès

Overlay Architectures For FPGA Resource Virtualization

Théotime Bollengier 1, 2, 3 Mohamad Najem 1, 2 Jean-Christophe Le Lann 1, 2 Loïc Lagadec 1, 2
1 Lab-STICC_ENSTAB_CACS_MOCS
Lab-STICC - Laboratoire des sciences et techniques de l'information, de la communication et de la connaissance (UMR 3192)
2 Pôle STIC_IDM
ENSTA Bretagne - École Nationale Supérieure de Techniques Avancées Bretagne
Abstract : Overlays are reconfigurable architectures synthesized on commercial of the shelf (COTS) FPGAs. Overlays brings some advantages such as portability, resource abstraction, fast configuration time, and can exhibit features independent from the host FPGA. This work presents the design of a fine-grained overlay, and the implementation of novel features easing the management of such architectures in a datacenter infrastructure.
Keywords : Overlay FGPA
Type de document :
Communication dans un congrès
Liste complète des métadonnées

Littérature citée [5 références]  Voir  Masquer  Télécharger

https://hal.archives-ouvertes.fr/hal-01405912
Contributeur : Annick Billon-Coat <>
Soumis le : lundi 13 février 2017 - 13:16:41
Dernière modification le : mercredi 24 juin 2020 - 16:19:31
Archivage à long terme le : : dimanche 14 mai 2017 - 12:20:07

Fichier

gdr_soc-sip_2016.pdf
Fichiers produits par l'(les) auteur(s)

Identifiants

  • HAL Id : hal-01405912, version 1

Citation

Théotime Bollengier, Mohamad Najem, Jean-Christophe Le Lann, Loïc Lagadec. Overlay Architectures For FPGA Resource Virtualization. GDR SOC SIP, Jun 2016, Nantes, France. ⟨hal-01405912⟩

Partager

Métriques

Consultations de la notice

391

Téléchargements de fichiers

1343