Skip to Main content Skip to Navigation


...
hal-00077374v1  Conference papers
Samuel EvainJean-Philippe Diguet. From NoC Security Analysis To Design Solutions
IEEE SIPS 2005, Workshop on Signal Processing Systems, 2005, Athens, Greece. pp.166-171
...
hal-00077339v1  Conference papers
Samuel EvainJean-Philippe DiguetDominique Houzet. µSpider: A CAD Tool for Efficient NoC Design
IEEE NORCHIP 2004, 2004, Oslo, Norway. pp.218-221
...
tel-00091710v1  Theses
Pierre Bomel. Plate-forme de prototypage rapide fondée sur la synthèse de haut niveau pour applications de radiocommunications.
Micro et nanotechnologies/Microélectronique. Université de Bretagne Sud, 2004. Français
...
hal-00077388v1  Conference papers
Gwenolé CorreNathalie JulienEric SennEric Martin. Réduction de l'influence du placement mémoire par la synthèse de haut niveau
FTFC'05 (journées d'études Faible Tension Faible Consommation), 2005, Paris, France
...
hal-00077366v1  Conference papers
Gwenolé CorreEric SennNathalie JulienEric Martin. Memory aware HLS and the implementation of ageing vectors
EUROMICRO Symposium on Digital System Design, 2004, Rennes, France. pp.88-95
...
hal-00077402v1  Conference papers
Gwenolé CorreNathalie JulienEric SennEric Martin. Intégration de la synthèse mémoire dans l'outil de synthèse d'architecture GAUT Low Power
JFAAA'02 (Journées Francophone Adéquation Algorithme Architecture), 2002, monastir, Tunisie
...
hal-00077370v1  Conference papers
Gwenolé CorreNathalie JulienEric MartinEric Senn. A Memory Aware behavioral Synthesis Tool for Real-Time VLSI Circuits
ACM Great Lake Symposium on VLSI, 2004, Boston, France. pp.82-85
...
hal-00077377v1  Conference papers
Gwenolé CorreNathalie JulienEric SennEric Martin. A Memory Aware High Level Synthesis Tool
International Symposium on VLSI, 2004, Lafayette, Louisiana, United States. pp.279-280