Optimisation de la consommation des unités de mémorisation lors de la synthèse d'architecture - lab-STICC-UBS Accéder directement au contenu
Communication Dans Un Congrès Année : 2002

Optimisation de la consommation des unités de mémorisation lors de la synthèse d'architecture

Nathalie Julien
Eric Senn
Eric Martin
  • Fonction : Auteur
  • PersonId : 831063

Résumé

Les systèmes supportant des applications de traitement du signal et de l'image manipulent de plus en plus de données. La manipulation du nombre de données entraîne une utilisation intensive de la mémoire qui devient le point critique du système; la mémoire limite les performances et représente une proportion importante de la consommation globale. Dans le contexte de la synthèse d'architecture, nous nous intéressons au développement d'une stratégie de conception et d'optimisation de la consommation des unités de mémorisation. Le travail est dans sa première étape; il s'agit de définir et d'évaluer les différentes phases permettant la mise en place d'un flot de conception des unités de mémorisation, orienté vers la réduction de la consommation.
Fichier principal
Vignette du fichier
GDRCAO2.pdf (146.53 Ko) Télécharger le fichier

Dates et versions

hal-00008500 , version 1 (06-09-2005)

Identifiants

  • HAL Id : hal-00008500 , version 1

Citer

Gwenole Corre, Nathalie Julien, Eric Senn, Eric Martin. Optimisation de la consommation des unités de mémorisation lors de la synthèse d'architecture. 2002, pp.169-172. ⟨hal-00008500⟩
103 Consultations
59 Téléchargements

Partager

Gmail Facebook X LinkedIn More